基于SDRAM的网络延时器的设计与实现SDRAM-Based Design and Implementation of Network Delayer
杨娟;胡兵;沈翰宁;
摘要(Abstract):
数据通过不同类型的通信系统进行传输,由于数据传输链路的差异,导致数据到达接收端时间存在差异,网络延时器的设计在传输较快的数据的前端插入一个延时,使不同网络的传输数据同时达到接收端,避免了时延差所造成的数据处理失真等问题。
关键词(KeyWords): 网络延时;同步动态随机存储器控制器;异步先进先出缓存器;FPGA
基金项目(Foundation):
作者(Author): 杨娟;胡兵;沈翰宁;
Email:
DOI:
参考文献(References):
- [1]J-H Park,D-W Lee,H-S lm,et al.A 3.3V 133MHz 32Mb Synchronous MaskROM.ISSCC,1998.
- [2]任广辉,李宝,王刚毅.基于SDRAM的大容量FIFO突发缓存及数据存储方法[P].中国:200810064901.1,2008-11-19.
- [3]赵冠男.基于FPGA的内存控制器的设计与应用[D].太原:太原理工大学,2010.
- [4]赵传猛,高岩,张蓉.一种简单的SDRAM控制器的实现[J].计算机与数字工程,2010,38(8).
- [5]高子旺,顾美康.一种基于FPGA的低复杂度SDRAM控制器实现方法[J].计算机与数字工程,2010,38(1).